422 Shares 6036 views

RS-flip-flop. Il principio di funzionamento, schemi funzionali, tavola di transizione

Innescare – un dispositivo semplice è una macchina digitale. Ha due la stabilità dello stato. Una di queste condizioni viene assegnato un valore "1", e l'altro – "0". condizione di attivazione, e il valore delle informazioni binarie che è in essa immagazzinata, i segnali di uscita è determinato: diretta e invertiti. Nel caso in cui è stabilito il potenziale uscita diretta, che corrisponde ad un uno logico, lo stato del flip-flop detta unità (il potenziale al uscita invertita è zero). Se l'uscita diretta non è potenziale, quindi la condizione di attivazione viene chiamata zero.

I trigger sono classificati per le seguenti caratteristiche:

1. Con il metodo di registrazione delle informazioni (sincrona e asincrona).

2. In informazioni di controllo (le statistiche, dinamica, in un'unica fase, multistadio).

3. In realizzazione delle connessioni logiche (JK-flip-flop, RS-trigger, T-triger, D-flip-flop e altri tipi).

I principali parametri di tutti i tipi di trigger sono il più grande valore della durata del segnale di ingresso, il tempo di ritardo richiesto per la commutazione del flip-flop, e permettendo tempo di funzionamento.

In questo articolo, parliamo di questo tipo di dispositivo, come RS-flip-flop. Essi sono di due tipi: sincrona e asincrona.

Asincrona RS-flip-flop ha due linee costruttivamente ingresso (S R e). Questo dispositivo funziona in base alla tabella di transizione.

Vietata per tale flip-flop è una combinazione di segnali sugli ingressi del dispositivo, causando uno stato di incertezza. Questa combinazione può essere espresso come requisito RTST = 0. Nel minimizzare la mappa Karnaugh visualizzata operazione legge grilletto, che si chiama l'equazione caratteristica: Q (t + 1) = V St R'tQt. Così RTST è zero.

Sulla lo schema funzionale mostra la RS-flip-flop di tipo asincrono NAND e la seconda prestazioni NOR elementi.

Il secondo tipo – sincroni RS-FF. Tale dispositivo è strutturalmente ha tre ingressi diretti S, R e C. La differenza fra il flip-flop tipo sincrono e asincrono è la presenza di un ingresso di sincronizzazione (C). È necessario per i seguenti motivi: perché negli ingressi del dispositivo (elemento logico) segnali sono inviati non sempre simultaneamente. Ciò è dovuto al fatto che essi passano attraverso diversi tipi e il numero di nodi che hanno diversi ritardi. Questo fenomeno è chiamato un "match". Come risultato di questi "eventi" valori dei segnali ottenuti vengono sovrapposte sui valori precedenti degli altri segnali. Tutto questo porta ad un falso dispositivi di allarme.

Questo fenomeno può essere eliminato applicando il dispositivo gating tempo segnali di ingresso. Vale a dire, all'ingresso della porta NAND tranne impulsi di sincronizzazione chiave direttamente segnali di informazioni fornite, queste informazioni tempo per i segnali di ingresso ha il tempo di agganciare l'ingresso.

La condizione principale per il corretto funzionamento di commutazione stadi logici nel RS-flip-flop e logica da essi controllata – Rt inaccettabilità azione simultanea o segnale St, un dispositivo di commutazione, e il recupero delle informazioni dall'uscita Q (t + 1) flip-flop. A questo proposito, la serie potenziale contiene solo elementi sincroni.

RS-flip-flop tipo sincrono caratteristica rappresentata dall'equazione: Q (t + 1) = V StCt R'tQt V QtC't.

La foto mostra la RS-innesco tipo sincrono NAND. Ingresso porte AND, unità NOT logico viene trasmesso all'ingresso S o R dati di commutazione per gli ingressi necessari RS asincrono a scrocco con ingresso negato solo quando l'ingresso di segnale sincrono (C) ad uno logico.